교수진
교수진
 프로그램소개 교수진
이름
이원영
전공
디지털 회로설계
TEL
02-970-6466
E-mail
wylee@seoultech.ac.kr
연구실
창학관 305호
학력
KAIST 전기 및 전자공학과 공학사(2006)
KAIST 전기 및 전자공학과 공학석사(2008)
KAIST 전기 및 전자공학과 공학박사(2012)
주요 경력
삼성전자 DRAM 설계팀 책임연구원 (2012~2015)
국립 서울과학기술대학교 전자IT미디어공학과 부교수(2015 ~ 현재)
담당 교과목
회로이론 I, II, 디지털 집적회로, 마이크로프로세서 설계,
저널 논문
◾ 낮은 전자기 간섭 특성을 가진 차내 통신을 위한 데이터 송신기 설계, 한국전자통신학회 논문지, vol.18 No.04 pp.571~578, 2023이원영
◾ A duty cycle corrector with dual loop low pass filter for low jitter and fast correction time, AEU-INTERNATIONAL JOURNAL OF ELECTRONICS AND COMMUNICATIONS, vol.162, 2023이원영
◾ A 10-Bit 400-KS/s Low Noise Asynchronous SAR ADC with Dual-Domain Comparator for Input-Referred Noise Reduction, SENSORS, vol.22 No.16, 2022이원영
◾ A Single-Ended Transmitter With Low Switching Noise Injection and Quadrature Clock Correction Schemes for DRAM Interface, IEEE ACCESS, vol.10 pp.52273~52279, 2022이원영
◾ A digital clock and data strobe aligner for write calibration of dynamic random access memory, ELECTRONICS LETTERS, vol.58 No.7 pp.268~270, 2022이원영
◾ 시간영역 비교기를 이용한 ZQ 보정회로 설계, 한국전자통신학회 논문지, vol.16 No.03 pp.417~422, 2021이원영
◾ 대역폭 증가 기법을 사용한 저전력 전압 제어 발진기, 한국전자통신학회 논문지, vol.16 No.01 pp.69~74, 2021이원영
◾ A Study of Time Synchronization Methods for IoT Network Nodes, The International Journal of Advanced Smart Convergence, vol.9 No.1 pp.109~112, 2020이원영
학술대회
◾ 강선영, 이원영, HBM을 위한 칩 내부 송수신기의 전력 비교 연구, 대한전자공학회 2024년도 하계종합학술대회 논문집, 제주 중문 롯데호텔, 2024이원영
◾ 김승균, 이원영, 32-Gbps PAM-4 Clock and Data Recovery에서 Middle Transition Elimination의 유무에 따른 Jitter 비교, 대한전자공학회 2024년도 하계종합학술대회 논문집, 제주 중문 롯데호텔, 2024이원영
◾ 한슬기, 이원영, 20Gb/s의 병렬 프리코더를 사용하는 듀오바이너리 송수신기, 대한전자공학회 2024년도 하계종합학술대회 논문집, 제주 중문 롯데호텔, 2024이원영
◾ Hyun-Bin Lee, Yoon Heo, Won-Young Lee, A Wide-Range Reference-Less Digital Clock and Data Recovery for Harmonic-Lock-Free Frequency Acquisition, Proceeding of ISCAS 2024, 싱가포르, 2024이원영
◾ Min-Ji Kim, Won-Young Lee, Design of a Low-Jitter Digitally Controlled Oscillator With Supply Noise Compensation, Proceeding of International Conference on Electronics, Information, and Communication (ICEIC) 2024, 대만 타이페이, 2024이원영
◾ 류희철, 이원영, A 4.5-GHz Duty Cycle Corrector with a 15%-85% Input Duty Range for DRAM applications, 한국반도체학술대회 논문집, 경상북도 경주 경주화백컨벤션센터, 2024이원영
◾ 강선영, 이원영, 공급 전압 잡음에 강하고 빠른 고정 시간 특성을 가진 메모리용 지연고정루프의 설계, 제6회 반도체공학회 종합학술대회 논문집, 서울 연세대학교, 2023이원영
◾ 김승균, 조항민, 이원영, Design of a Delay-Locked Loop using a Frequency Multiplier for DRAM Controllers, 제6회 반도체공학회 종합학술대회 논문집, 서울 연세대학교, 2023이원영
◾ Hyun-Bin Lee, Won-Young Lee, An Anti-Harmonic-Lock Frequency Detector for Continuous-Rate Clock and Data Recovery, Proceeding of ISOCC 2023, 제주 라마다호텔, 2023이원영
◾ 조항민, 이원영, 저항 평준화 방식을 적용한 다중 위상을 얻기 위한 DCDL 설계, 2023 반도체공학회 하계학술대회 논문집, 경주 라한셀렉트, 2023이원영
◾ 이현빈, 이원영, 넓은 주파수 감지 범위를 보장하는 Extended Bang- Bang Phase and Frequency Detector, 2023 반도체공학회 하계학술대회 논문집, 경주 라한셀렉트, 2023이원영
◾ 이영민, 이원영, 20-Gbps PAM-4 수신기에서의 저전력 설계를 위한 차동 신호 진폭 감지기 활용, 2023년 대한전자공학회 하계학술대회 논문집, 제주 롯데호텔, 2023이원영
◾ 한슬기, 이원영, 듀오바이너리 프리코더를 이용한 송신단 설계 비교 연구, 제30회 한국반도체학술대회 논문집, 강원도 하이원리조트, 2023이원영
◾ Yoon Heo, Kwang-Il Oh, Jae-Jin Lee, Hyung-Il Park, and Won-Young Lee, Dual Mode All Digital Clock and Data Recovery Circuit for Ultra-low Power Intelligent Edge SoC, Proceeding of ICEIC 2023, 싱가포르, 2023이원영
◾ 신지민, 이원영, A Bandgap Reference With Self-Calibration Method, 제5회 반도체공학회 종합학술대회 논문집, 서울 aT센터, 2022이원영
◾ Yoon Heo, Won-Young Lee, A Wide Range Digitally Controlled Oscillator with Direct Proportional Loop Control, Proceeding of ISOCC 2022, Gangneung, 2022이원영
◾ 이현빈, 이원영, 12.8-Gb/s 고속 인터페이스를 위한 수신단 설계, 2022 반도체공학회 하계학술대회 논문집, 부산, 2022이원영
◾ 이영민, 이원영, Quarter-Rate Majority-Voting 1-tap Speculative DFE를 이용한 12.5Gb/s Receiver의 구현, 2022년 대한전자공학회 하계학술대회 논문집, 제주, 2022이원영
◾ Giryong Lee, Won-Young Lee, A 1.0-V 12-Gb/s Two-FIR Tap DFE with Tap Weighting Adjustable Filters, Proceeding of International Conference on Electronics, Information, and Communication (ICEIC) 2022, Jeju, Korea, 2022이원영
◾ 이상훈, 이원영, A 0.6-V 4 MS/s 2 bit/cycle Low Noise Asynchronous SAR ADC with VCO-based time domain comparator, 제29회 한국반도체학술대회, 강원도 정선 하이원리조트, 2022이원영
◾ 박상범, 이원영, A 3.5 GHz Fast-Locking All-Digital Quadrature Clock Corrector, 제29회 한국반도체학술대회, 강원도 정선 하이원리조트, 2022이원영
◾ 김재윤, 이원영, A 500-MHz-to-4-GHz Frequency Multiplier Using Pulse Width Control, 제4회 반도체공학회 종합학술대회 논문집, 서울 드래곤시티, 2021이원영
◾ Sang-Hoon Lee, Won-Young Lee, A 0.6-V 400-KS/s Low Noise Asynchronous SAR ADC With Dual-Domain Comparison, ISOCC 2021 Proceeding, 제주 라마다호텔, 2021이원영
◾ Dong-Wan Ko, Won-Young Lee, A Low EMI Transmitter for DRAM Interface with Quadrature Clock Corrector, IEEE ISCAS 2021 Proceeding, 대구 인터불고, 2021이원영
◾ Eun-Young Jung, Won-Young Lee, A Fast Locking Duty Cycle Corrector with High Accuracy, Proceeding of 17th International SoC Design Conference, Yeosu, Korea, 2020이원영
연구프로젝트
◾ AI 반도체 프로세싱 소프트웨어 핵심기술 개발, 정보통신기획평가원(구'정보통신기술진흥센터), 2022.07.~2023.12.이원영
◾ 차세대시스템반도체설계전문인력양성사업, 한국산업기술진흥원, 2021.03.~2023.02.이원영

Quick Menu

  • 학사공지
  • 도서관
  • 입학안내
  • e-Class(강의)
  • 학생포탈
  • 과기대 챗봇
  • 인터넷증명발급
[01811] 서울 노원구 공릉로 232 서울과학기술대학교 IT미디어공학프로그램 TEL : 02-970-6425, 6427 FAX : 02-970-9733
Copyright (c) SEOUL NATIONAL UNIVERSITY OF SCIENCE AND TECHNOLOGY. All Rights Reserved.